您的位置首页>科技要闻>

英特尔Gen12图形Linux补丁为Tiger Lake揭示了新的显示功能

导读有关即将推出的英特尔Gen12(又名Xe)图形架构的一些信息已经通过最新的Linux内核补丁浮出水面。特别是,Gen12将具有一种称为显示状态缓冲区

有关即将推出的英特尔Gen12(又名Xe)图形架构的一些信息已经通过最新的Linux内核补丁浮出水面。特别是,Gen12将具有一种称为显示状态缓冲区的新显示功能。该引擎将改进Gen12上下文切换。

Phoronix周四报道了这些补丁。这些补丁提供了关于Gen12图形架构的新显示状态缓冲区(DSB)功能的线索,它将在2020年找到Tiger Lake(可能还有Rocket Lake)和Xe独立显卡的方式。在补丁中,DSB通常是描述为将在Gen12显示控制器中引入的硬件功能。此引擎仅用于某些特定方案,它将提供性能改进,并且在完成工作后,它将再次被禁用。

该功能的一些附加(技术)文档可用,但DSB的优点描述如下:“[它]有助于减少加载时间和CPU活动,从而使上下文切换更快。”换句话说,它是新的引擎,可以从CPU中卸载一些工作,并有助于改善上下文切换时间。

当然,这里更大的图片是在Linux内核中发生的Gen12的启用(类似于Gen11),这是特别值得关注的,因为它将标志着英特尔的第一个图形架构作为独立GPU发布。为此,Phoronix在6月报道称,第一个Tiger Lake图形驱动程序支持被添加到内核中,8月份更多批次。

经过近一年的披露,第一代第10代(10nm)Ice Lake笔记本电脑几乎进入客户手中,英特尔已经提供了一些关于明年第11代处理器的预期信息的初步信息,代号为Tiger Lake(带火箭) 14nm的湖泊仍然在谣言工厂)。Ice Lake专注于集成和强大的CPU和GPU更新,并且通过“移动重新定义”标记线,Tiger Lake看起来是另一种仅适用于移动市场的10nm产品。

在CPU方面,Tiger Lake将采用最新的Willow Cove架构。英特尔表示,它将采用重新设计的缓存,针对更高频率(可能为10nm ++)的晶体管优化以及进一步的安全功能。

虽然该公司一直在戏弄其Xe独立显卡的时间比谈论冰湖的时间更长,但细节仍然很少。英特尔称,它已将Gen12(又名Xe)架构分为两个微架构,一个是客户端优化的,另一个是数据中心优化,旨在从teraflops扩展到千万亿次浮点运算。来自2018年的几次泄漏据传,Arctic Sound GPU将采用多芯片封装(MCP),具有2-4个芯片(可能使用EMIB进行封装),并且明年上半年将成为资格认证。泄密事件还表明,虎湖将整合莱克菲尔德的电力管理。

英特尔图形驱动程序的一些最新信息也证实了MCP的谣言,(离散图形)DG2系列可能是128,256和512个执行单元(EU)的变体。这可以指示128EU管芯的一个,两个和四个小芯片配置。Ice Lake的集成显卡(IGP)拥有64EE,英特尔Tiger Lake性能数据的小字数显示它将拥有96EU。

郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,多谢。