您的位置首页>业界>

JEDEC尚未正式发布DDR5规范 但SoC设计人员正在为DDR5的全面发布做准备

导读JEDEC尚未正式发布DDR5规范,但看起来DRAM制造商和SoC设计人员正在为DDR5的全面发布做准备。Cadence早在2018年就对这项新技术进行了宣传,

JEDEC尚未正式发布DDR5规范,但看起来DRAM制造商和SoC设计人员正在为DDR5的全面发布做准备。Cadence早在2018年就对这项新技术进行了宣传,并且自从商业发布了临时DDR5 IP(DDR5控制器和PHY)以来,本周就即将推出的DDR5市场发布以及该技术的进展提供了一些其他信息。

DDR5平台准备就绪

在问题的系统芯片方面,我们已经知道,AMD的EPYC“热那亚”,以及英特尔的Xeon可扩展的“蓝宝石急流”将支持DDR5 DRAM当他们在2021〜2022的时间内推出。值得注意的是,Cadence的临时DDR5 IP具有“十几个设计插件”,因此,在不同的开发阶段,现在有超过12个支持DDR5的SoC。这些片上系统中的一些将较早推出,而某些将在稍后推出,但是很明显,SoC开发人员对这种技术有浓厚的兴趣。

Cadence有信心其DDR5控制器和PHY符合正式的JEDEC规范,因此使用其IP的SoC将与即将推出的DDR5内存模块兼容。

Cadence DRAM IP市场营销总监Marc Greenberg表示:

“密切参与JEDEC工作组是一个优势。我们深入了解该标准将如何发展。我们是控制器和PHY供应商,可以预期最终标准化过程中可能发生的任何变化。在标准化的早期,我们能够采用正在开发的标准元素,并与我们的合作伙伴一起获得非常早期的工作芯片。随着我们接近该标准的发布,我们获得了更多的证明,表明我们的IP将支持符合该标准的DDR5设备。”

对于初学者:16 Gb DDR5-4800

向DDR5的过渡对DRAM制造商来说是一个重大挑战,因为这些芯片将同时提高容量,提高数据传输速率,提高有效性能(每个时钟和每个通道)并降低功耗(请在此处和此处阅读更多内容)。)。此外,DDR5有望使堆叠多个DRAM设备变得更加容易,这将允许增加服务器中的DRAM容量(从今天的情况来看)。

郑重声明:本文版权归原作者所有,转载文章仅为传播更多信息之目的,如作者信息标记有误,请第一时间联系我们修改或删除,多谢。